

# TDT4160 Datamaskiner grunnkurs Eksamen

6. AUGUST, 2015, 09:00-13:00

### Kontakt under eksamen:

Odd Rune Lykkebø 473 24 556

### Tillatte hjelpemidler:

D.

Ingen trykte eller håndskrivne hjelpemiddel er tillat. Enkel godkjent kalkulator er tillat.

### Målform:

Bokmål

## OPPGAVE 1: OPPSTART, LITT AV HVERT (25 %)

- a. Forklar kort hva som ligger i begrepet lokalitet (locality) i sammenheng med hurtigbuffer (cache).
- b. Hva er gjennomsnittlig aksesstid for et minnesystem med ett nivå hurtigbuffer (cache) der hovedminnet har en aksesstid på  $1\mu s$ , hurtigbuffer har en aksesstid på  $0.05\mu s$  og trefforholdstall for systemet (hit ratio) er 90 %?
- c. Forklar kort forskjellen på asynkron og synkron bussoverføring?
- d. Hva kjennetegner en prosessor med Harvard-arkitektur? Forklar kort.
- e. Forklar kort hva begrepet ILP er og hvordan dybden på samlebånd (pipelines) påvirker ILP.

## OPPGAVE 2: DIGITALT LOGISK NIVÅ (25 % (15 % PÅ A, 5 % PÅ B OG C))

I en rakett benyttes det en mikrokontroller for å overvåke, og eventuelt avbryte oppskytingen. Figur 1 viser det eksterne bussgrensesnittet for mikrokontrolleren. Det er en ROM-brikke for program. En sensor som overvåker kursen og en enhet for å avbryte oppskytingen. Alle enhetene benytter et aktivt lavt (logisk "0") CS (Chip Select)-signal. Det er 1K byte RAM tilgjengelig internt i mikrokontrolleren.



Figur 1: Address decoding.

- a. i) Tegn minnekart for systemet.
  - ii) Hva er det største programmet (i byte) som får plass i ROM.
- b. Etter flere litt uheldige episoder blir det bestemt å endre programmet som ligger i ROM. Det viser seg da at det er behov for mer RAM for å forbedre systemet. Hvor mye RAM er det mulig å utvide med?
- c. Ut i fra den informasjonen du har tilgjengelig:Hva slags signal(er) er nødvendig for å avbryte oppskytingen? Forklar kort.

# OPPGAVE 3: MIKROARKITEKTUR OG MIKROINSTRUKSJONER (25 % (5 % PÅ A, 10 % PÅ B OG C))

Bruk vedlagte diagram i figur 3, figur 4, figur 5 og figur 6 for IJVM til å løse oppgavene.

- a. i) Er det mulig å skrive resultatet fra en ALU-operasjon direkte til registeret MBR? Begrunn svaret.
  - ii) Når i klokkeperioden blir registerinnhold oppdatert i IJVM? Forklar kort.
- b. Lag mikroinstruksjon(er) for følgende IJVM-operasjon: CPP = CPP + LV.
   Du behøver ikke ta hensyn til Addr- og J-feltene. Oppgi korrekt bit-verdi for ALU-, C-, Memog B-feltene. Se figur 4.
- c. IJVM-registrene i figur 3 er satt til følgende verdier:

```
"SP": hex(0001),
"LV": hex(0505),
"CPP": hex(AAAA),
"TOS": hex(5555),
"OPC": hex(0000),
"H": hex(FF0A).
```

Hva er innholdet i H-registeret og TOS-registeret etter at følgende mikroinstruksjoner har blitt utført? Oppgi svaret i hex-format.

```
1: ALU: 010100, C: 100000000, Mem: 000 og B: 0110
2: ALU: 011100, C: 101000000, Mem: 000 og B: 0111
3: ALU: 001100, C: 001000000, Mem: 000 og B: 1000
```

## OPPGAVE 4: INSTRUKSJONSSETT ARKITEKTUR (ISA)(25 %)

En svært enkel prosessor har en load, en store, 8 ALU-instruksjoner og noen spesialinstruksjoner, inkludert NOP-instruksjonen og to flytkontrollinstruksjoner (fow control instructions).. Instruksjonsformatet for instruksjonene er vist i figur 2. Alle register og busser er 32-bit. Prosessoren har en Harvard architecture.



Figur 2: Instruction formats.

### **Instructions set:**

LOAD: Load data from memory.

load Rn, Rn Load register Rn from memory location in Rn.

**STORE:** Store data in memory.

store Rn, Rn Store register Rn in memory location in Rn.

ALU: Data manipulation, register–register operations.

**ADD** Rn, Rn, Rn ADD, Rn = Rn + Rn. Set Z-flag if result =0.

**NAND Rn, Rn**, **Rn** Bitwise NAND,  $Rn = \overline{Rn \cdot Rn}$ . Set Z-flag if result =0.

**OR Rn, Rn** Bitwice OR, Rn = Rn + Rn. Set Z-flag if result =0.

**INV Rn, Rn** Bitwice invert,  $Rn = \overline{Rn}$ . Set Z-flag if result =0.

**INC Rn, Rn** Increment, Rn = Rn + 1. Set Z-flag if result =0.

**DEC Rn, Rn** Decrement, Rn = Rn - 1. Set Z-flag if result =0.

**MUL Rn, Rn, Rn** Multiplication, Rn = Rn \* Rn. Set Z-flag if result =0.

**CMP, Rn, Rn** Compare, Set Z-flag if Rn = Rn

Special: Misc.

**CP Rn, Rn** Copy, Rn < -Rn

**NOP** Waste of time, 1 clk cycle.

**MOVC Rn, constant** Put a constant in register Rn = C.

Flow control: Branch.

**BZ**, **Rn** Conditional branch on zero, PC = Rn.

**RT** Return, return from branch.

Rn: Any user register.

DC: Don't care.

- a. Er dette en generell prosessor? Hvorfor/hvorfor ikke?
- b. Hvilken type instruksjon er NOP og RT?
- c. Hvilken type adresseringsmodi (addressing modes) bruker ALU-instruksjonene?
- d. Hva er den maksimale størrelsen på konstanten som MOVC kan benytte?
- e. Vil følgende psaudokode føre til at Z-flagget blir aktivert slik at betingelsene for et hopp er tilstede? Begrunn svaret.
  - MOVC R1, 0xAA 55;
  - MOVC R2, 0x55 AA;;
  - CP R3, R2;
  - INV R3, R3;
  - CMP R1, R3;
  - BZ R2;

# IJVM appendix



Figur 3: Block diagram (IJVM).



Figur 4: Microinstruction format (IJVM).

# Answer Key for The Exam

### OPPGAVE 1: OPPSTART, LITT AV HVERT (25 %)

a. Forklar kort hva som ligger i begrepet lokalitet (locality) i sammenheng med hurtigbuffer (cache).

**Answer:** rom og tid.

Programinstruksjonar vert utført sekvensielt. Viss ein instruksjon blir brukt (akssess) vil instruksjonar som er nærligjande (i rom (adresser)) sansynleg bli aksessert. Eksempel er kode som ligg sekvensielt og utføres i den rekkefylgjen. Cache replacement algoritmen kan då utnytte dette med å anta at instruksjonar som (sansynleg) skal brukast kan hentast frå nærligjande minnellokasjonar.

Vidare er det sansynleg at kode (instruksjonar) som har vore aksessert tidligare vil bli gjennbrukt. Eksempel løkker eller funksjonskall. Her er det f.eks ein sekvens (med hopp/branch) som blir gjenbrukt, instruksjonane og data har lokalitet i tid. dette utnytes også av Cache replacement til å halde blokker som det er sansynleg"at vil bli brukt (gjennbrukt) i cache.

Data i minnesystemet kan behandlas på samme måte (av cach replacement algoritmer) data (minnelokasjonar) som ligg nær kvarandre (tabell, vector, etc) har høg sansynligheit for å bli brukt. Sameleis for data som har blitt aksesert tidligare vil sansynlegvis bli aksesert igjen.

b. Hva er gjennomsnittlig aksesstid for et minnesystem med ett nivå hurtigbuffer (cache) der hovedminnet har en aksesstid på  $1\mu s$ , hurtigbuffer har en aksesstid på  $0.05\mu s$  og trefforholdstall for systemet (hit ratio) er 90 %?

**Answer:** mean access time = c + (1 - h) \* m; 0.05 + (1 - 0.9) \* 1) = 0.15 note også med c\*h ok-.

c. Forklar kort forskjellen på asynkron og synkron bussoverføring?

Answer: asynkron:

Har ikkje referanse klokke

Brukar handshaking signal (e.g. req og acc).

Varierande aksess tid. Blir bestemt av einingen. Kan kombinere einingar med forskjelig responstid på samme buss. Komunikasjonsprotokollen vil ta seg av aksesstid forskjelar. synkron:

Brukar klokke.

All timing relatert til klokke.

Komunikasjonsprotokollen brukar klokkesignal som referanse for data (og kontrolsig.) Einingar må forholde seg til klokkehastigheit. Ved einingar med forskjelig aksesstid på ein synkron buss er "waitstatesein moglegheit.

d. Hva kjennetegner en prosessor med Harvard-arkitektur? Forklar kort.

**Answer:** Separat buss for instruksjonsminne og dataminne.

Ein slik arkitektur kan tillate å aksesere data og instruksjonar samstundes. Totalbåndbredde aukar, men antal busslinjer er høgare (dobbelt ved likt minnesystem). Processorar kan ha Harvard internt mot cache, men felles buss mot hovedminne, eksempel ARM.

e. Forklar kort hva begrepet ILP er og hvordan dybden på samlebånd (pipelines) påvirker ILP.

Answer: Instruktion Level Paralellism. Med fleire steg (djubde) vil ein få høgare ILP. Fleire instruksjonar er under utføring samstundes (i forskjellige trinn i pipeline). ILP er eit omgrep for prosessorkjerner (eventuelt for homogen multipross) som angir graden av paralellutføring av instruksjonar, instruksjonsnivå paralelitet. Superscalare arkitekturar kan auke ILP ytterligare. (Anna type paralelitet: Prosessornivå paralelitet er at fleire prosessorar jobbar saman (mot f.eks. delt minne.))

## OPPGAVE 2: DIGITALT LOGISK NIVÅ (25 % (15 % PÅ A, 5 % PÅ B OG C))

I en rakett benyttes det en mikrokontroller for å overvåke, og eventuelt avbryte oppskytingen. Figur 1 viser det eksterne bussgrensesnittet for mikrokontrolleren. Det er en ROM-brikke for program. En sensor som overvåker kursen og en enhet for å avbryte oppskytingen. Alle enhetene benytter et aktivt lavt (logisk "0") CS (Chip Select)-signal. Det er 1K byte RAM tilgjengelig internt i mikrokontrolleren.

- a. i) Tegn minnekart for systemet.
  - ii) Hva er det største programmet (i byte) som får plass i ROM.

**Answer:** i) Sensor: FFFF, Sjølvøydlegjar: FFFE, ROM:0000 - 1FFF, ubrukt: 2000 - FFFD. Må ha med minnekart

- ii) hex 2000 (8192) bytes.
- b. Etter flere litt uheldige episoder blir det bestemt å endre programmet som ligger i ROM. Det viser seg da at det er behov for mer RAM for å forbedre systemet. Hvor mye RAM er det mulig å utvide med?

**Answer:** Ledig plass fra adr: 2000 - FFFD, 57342Byte. Dette er maksimalt sidan heile adresseområdet då vil bli brukt.

c. Ut i fra den informasjonen du har tilgjengelig:

Hva slags signal(er) er nødvendig for å avbryte oppskytingen? Forklar kort.

**Answer:** Skrive til adreser FFFE. (adresere Self-destruct og gi eit skrive signal (låg R/W-linje)).

# Oppgave 3: Mikroarkitektur og mikroinstruksjoner (25 % (5 % på a, 10 % på b og c))

Bruk vedlagte diagram i figur 3, figur 4, figur 5 og figur 6 for IJVM til å løse oppgavene.

- a. i) Er det mulig å skrive resultatet fra en ALU-operasjon direkte til registeret MBR? Begrunn svaret.
  - ii) Når i klokkeperioden blir registerinnhold oppdatert i IJVM? Forklar kort.
  - **Answer:** i) Nei, det er ikkje mulig å opdatere MBR frå nokon buss. Det er kunn mulig å oppdatere dette registrert frå eksternt minne. Registeret blir oppdatert frå eksternt minne (PC peikar på instruksjon som lastast i MBR).
    - ii) Utfrå klokkeperiode figuren kan ein sjå at alle register oppdaterast på stigande flanke.
- b. Lag mikroinstruksjon(er) for følgende IJVM-operasjon: CPP = CPP + LV.

Du behøver ikke ta hensyn til Addr- og J-feltene. Oppgi korrekt bit-verdi for ALU-, C-, Memog B-feltene. – Se figur 4.

```
Answer: 1: ALU: A, C: h, B: CPP (eller LV) 2: ALU: A+ B, C: CPP, B: LV (eller CPP)
```

c. IJVM-registrene i figur 3 er satt til følgende verdier:

```
"SP": hex(0001),
"LV": hex(0505),
"CPP": hex(AAAA),
"TOS": hex(5555),
"OPC": hex(0000),
"H": hex(FF0A).
```

Hva er innholdet i H-registeret og TOS-registeret etter at følgende mikroinstruksjoner har blitt utført? Oppgi svaret i hex-format.

```
1: ALU: 010100, C: 100000000, Mem: 000 og B: 0110
2: ALU: 011100, C: 101000000, Mem: 000 og B: 0111
3: ALU: 001100, C: 001000000, Mem: 000 og B: 1000
```

#### Answer: 1:

ALU: 010100 (B) C: 100000000 (H) Mem: 000 (ingen mem opprasjon) B: 0110 (6 CPP)

ALU: 111101 (OR) C: 101000000 (H og TOS) Mem: 000 (ingen mem opprasjon) B: 0111 (7 TOS)

3 ALU: 001100 (AND) C: 001000000 (TOS) Mem: 000 (ingen mem opprasjon) B: 1000 (8

OPC) (H = FFFF, TOS = 0000)

## OPPGAVE 4: INSTRUKSJONSSETT ARKITEKTUR (ISA)(25 %)

En svært enkel prosessor har en load, en store, 8 ALU-instruksjoner og noen spesialinstruksjoner, inkludert NOP-instruksjonen og to flytkontrollinstruksjoner (fow control instructions).. Instruksjonsformatet for instruksjonene er vist i figur 2. Alle register og busser er 32-bit. Prosessoren har en Harvard architecture.

### **Instructions set:**

LOAD: Load data from memory.

load Rn, Rn Load register Rn from memory location in Rn.

**STORE:** Store data in memory.

store Rn, Rn Store register Rn in memory location in Rn.

**ALU:** Data manipulation, register–register operations.

**ADD** Rn, Rn, Rn ADD, Rn = Rn + Rn. Set Z-flag if result =0.

**NAND Rn, Rn**, **Rn** Bitwise NAND,  $Rn = \overline{Rn \cdot Rn}$ . Set Z-flag if result =0.

**OR Rn, Rn** Bitwice OR, Rn = Rn + Rn. Set Z-flag if result =0.

**INV Rn, Rn** Bitwice invert,  $Rn = \overline{Rn}$ . Set Z-flag if result =0.

**INC Rn, Rn** Increment, Rn = Rn + 1. Set Z-flag if result =0.

**DEC Rn, Rn** Decrement, Rn = Rn - 1. Set Z-flag if result =0.

**MUL Rn, Rn, Rn** Multiplication, Rn = Rn \* Rn. Set Z-flag if result =0.

CMP, Rn, Rn Compare, Set Z-flag if Rn = Rn

Special: Misc.

**CP Rn, Rn** Copy, Rn < -Rn

**NOP** Waste of time, 1 clk cycle.

**MOVC Rn, constant** Put a constant in register Rn = C.

Flow control: Branch.

**BZ**, **Rn** Conditional branch on zero, PC = Rn.

**RT** Return, return from branch.

Rn: Any user register.

DC: Don't care.

a. Er dette en generell prosessor? Hvorfor/hvorfor ikke?

**Answer:** Generell: Har datamanipulasjon, dataflytt og betinga hopp.

b. Hvilken type instruksjon er NOP og RT?

**Answer:** Null adresse instruksjonar.

c. Hvilken type adresseringsmodi (addressing modes) bruker ALU-instruksjonene?

**Answer:** Register addressing (Register Direct). Alle felt i instruksjonen viser til register. Register - Register instruksjon.

d. Hva er den maksimale størrelsen på konstanten som MOVC kan benytte?

**Answer:** 16 bit tal f.eks integer unsigned. Dette er ein imidate instruksjon. Data er lagra saman med instruksjonen. Verdien blir generert ved kompilering.

- e. Vil følgende psaudokode føre til at Z-flagget blir aktivert slik at betingelsene for et hopp er tilstede? Begrunn svaret.
  - MOVC R1, 0xAA 55;
  - MOVC R2, 0x55 AA;;
  - CP R3, R2;
  - INV R3, R3;
  - CMP R1, R3;
  - BZ R2;

**Answer:** JA CMP samanlignar to like. Z blir set slik at betingelsane for eit hopp til adr 0xAA55 er oppfylgt.

Komentar til kva instruksjonane utfører.

# IJVM appendix

| F <sub>o</sub> | F,  | ENA   | ENB | INVA | INC | Function |  |  |  |
|----------------|-----|-------|-----|------|-----|----------|--|--|--|
| 0              | 3   | 1     | 0   | 0    | 0   | A        |  |  |  |
| 0              | 1   | 0     | 1   | 0    | 0   | В        |  |  |  |
| 0              | 540 | - T   | 0   | 3110 | 0   | A        |  |  |  |
| 1              | 0   | 3     |     | 0    | 0   | В        |  |  |  |
| 1              | 9   | 7     | _1_ | 0    | ٥   | A + B    |  |  |  |
| 1              |     |       | 1   | 0    | 1   | A+B+1    |  |  |  |
| 1              |     | 4     | 0   | 0    | 1   | A + 1    |  |  |  |
| 1              |     | 0     | 1   | 0    | 1   | B+1      |  |  |  |
| 1              |     | 1     | 1   |      | 1   | B-A      |  |  |  |
| 1              |     | 0     | 1   | 3    | 0   | B-1      |  |  |  |
| 1              | -1  | :40   | 0   | 318  | 11  | -A       |  |  |  |
| 0              | 0   | 348   | -31 | 0    | 0   | A AND B  |  |  |  |
| Ü.             | 313 | 18#27 | 21  | O    | 0   | A OR B   |  |  |  |
| 0              | 1   | 0     | 0   | 0    | 0   | 0        |  |  |  |
| 1              |     | 0     | 0   | 0    | _1_ | 1        |  |  |  |
| 1              | 34  | 0     | 0   | 1    | 0   | -1       |  |  |  |

## SLR1 SLL8 Function

- 0 0 No shift
- 0 1 Shift 8 bit left
- 1 0 Shift 1 bit right

Figur 5: ALU functions (IJVM).



Figur 6: Timing diagram (IJVM).



Figur 7: Address decoding.



Figur 8: Instruction formats.



Figur 9: Block diagram (IJVM).



Figur 10: Microinstruction format (IJVM).

| F <sub>o</sub> | F, | ENA   | ENB | INVA | INC | Function |
|----------------|----|-------|-----|------|-----|----------|
| 0              | 1  | 3     | 0   | 0    | 0   | A        |
| 0              | 1  | 0     | 1   | 0    | .0  | В        |
| 0              | 1  | - T   | 0   | 316  | 0   | A        |
| 1              | 0  |       | - 1 | 0    | 0   | В        |
| 1              | 1  | _ Tel | _1  | 0    | 0   | A + B    |
| 1              | 1  |       |     | 0    | 1   | A+B+1    |
| 4              | 3  | -4-   | 0   | 0    | 1   | A + 1    |
| 1              |    | 0     | 1   | 0    | 1   | B+1      |
| 1              | 1  | 1     | 1   |      | 1   | B-A      |
| 1              | 3  | 0     | 1   | 34   | 0   | B-1      |
| 1              | 1  | 10    | 0   | 11   | 1   | -A       |
| 0              | 0  | 548   | 3   | 0    | 0   | A AND B  |
| 0              | -1 | 1848  | 71  | 0    | 0   | A OR B   |
| 0              | 1  | 0     | 0   | 0    | 0   | 0        |
| 1              | 3  | 0     | 0   | 0    | _1_ | 1        |
| 1              | 34 | 0     | 0   | 1    | 0   | -1       |

SLR1 SLL8 Function

0 0 No shift

0 1 Shift 8 bit left

1 0 Shift 1 bit right

Figur 11: ALU functions (IJVM).



Figur 12: Timing diagram (IJVM).